Guia docente 2023_24
Escuela de Ingeniería de Telecomunicación
Máster Universitario en Ingeniería de Telecomunicación
 Asignaturas
  Circuitos Mixtos Analógicos y Digitales
   Contenidos
Tema Subtema
Tema 1: Introducción a los circuitos electrónicos mixtos analógicos y digitales. Características de los circuitos mixtos. Modelado, simulación y aplicaciones de los circuitos mixtos. Introducción a los lenguajes de descripción hardware para circuitos mixtos analógicos/digitales.
Tema 2: Introducción a la técnicas de acoplamiento directo de señales analógicas a procesadores digitales. Introducción. Técnicas de acoplamiento. Modulación PWM. Modulación Sigma-Delta. Modulador DAC y comparación con PWM. Métodos de discretización de sistemas continuos.
Tema 3: Técnicas de sobremuestreo para tratamiento digital de señales analógicas. Técnicas de sobremuestreo. Ganancia de resolución. Modificación del espectro del ruido de cuantificación. Modulador de primer orden. Técnicas de modelado, simulación y test de moduladores sigma-delta.
Tema 4: Circuitos moduladores sigma-delta. Diseño de moduladores sigma-delta con distintas topologías. Parámetros de funcionamiento. Moduladores paso-bajo, paso-banda y multietapa.
Tema 5: Introducción a los convertidores A/D multietapa. Circuitos analógicos convertidores A/D segmentados. Etapas básicas, de sincronización y de alineación. Métodos de test.
Tema 6: Circuitos de filtrado digital para aplicaciones de muestreo y reconstrucción. Síntesis en VHDL de filtros digitales. Filtros de promediado y diezmado. Filtro ecualizador FIR.
Tema 7: Síntesis digital de señales analógicas. Métodos de síntesis digital de señales analógicas. Síntesis directa. Filtros IIR. Modelado mediante lenguajes de descripción hardware de sintetizadores digitales de señales analógicas.
Prácticas de laboratorio 1.- Simulación de un modulador ADC Sigma-Delta.
2.- Montaje de un modulador ADC Sigma-Delta.
3.- Configuración de una FPGA para implementar un modulador Sigma-Delta DAC.
4.- Configuración de una FPGA para implementar un filtro peine paso-2.
5.- Configuración de una FPGA para implementar un circuito DDS.
6.- Configuración de una FPGA para implementar un circuito sintetizador basado en filtro IIR.
Universidade de Vigo            | Rectorado | Campus Universitario | C.P. 36.310 Vigo (Pontevedra) | España | Tlf: +34 986 812 000